由于芯片体积的原因,存储单元中的电容容量很小,信号要经过放大来保证其有效的识别性,这个放大/驱动工作由SenseAmplifier负责,一个存储体对应一个SenseAmplifier通道。但它要有一个准备时间才能保证信号的发送强度(事前还要进行电压比较以进行逻辑电平的判断),从数据I/O总线上有数据到数据输出之前的一个时钟上升沿开始,数据即已传向SenseAmplifier,也就是说此时数据已经被触发,经过一定的驱动时间终传向数据I/O总线进行输出,这段时间我们称之为tAC(AccessTime from CLK,时钟触发后的访问时间)。
Sense Amplifier在DDR结构中扮演的角色如下所示

------------------------------------