4. AC和DC共模电压测量
产品概述
支持USB3.0子卡,母板测试,完全符合USB3.0规范
免责声明本手册仅供参考,不构成任何的合约或承诺,上海精汐电子科技有限公司试图在本手册中提供准确的信息,但不保证手册内容不含有技术性描述误差或印刷性错误,上海精汐电子对此不承担任何责任
![上海闸北USB3.0DEVICE夹具销售](http://static.11467.com/img/lazy.gif)
USB3.0的Transmitter测试
尽管USB2.0的速度已经相当快,对于目前高清和动辄GByte的数据传输还是有些慢,在2008年11月,HP、Intel、微软、NEC、ST-NXP、TI联合起来正式发布了USB3.0的V1.0规范。USB3.0又称为SuperSpeed USB,比特率高达5Gbps,相比目前USB2.0的480Mbps的速率,提高了10倍以上,引用Intel专家JeffRencraft的话:“以25GB的文件传输为例,USB2.0需要13.9分钟,而3.0只需70秒左右。”25GB,正好是单面单层蓝光光盘的容量。USB3.0预计将在2010年逐渐在计算机和消费电子产品上使用。
![上海闸北USB3.0DEVICE夹具销售](http://static.11467.com/img/lazy.gif)
SSC经常使用在计算机主板的电路上,用于减小电磁辐射。在USB3.0中,需要测试扩频时钟的调制频率(SSCModulate Rate)、频偏值(SSC Deviation Max)和频偏值(SSC DeviationMin),测试时PUT发送出CP1码型的数据流(CP是CompliancePattern的简写,在USB3的物理层测试中,各项测试需要不同的测试码型),CP1码型为D10.2,即0101连续跳变的码型,相当于频率2.5GHz的时钟,规范要求扩频时钟的调制频率为30-33KHz之间,频偏值在+/-300ppm之间,频偏值在-5300ppm到-3700ppm直接。如图4为力科示波器测量扩频时钟的结果。SSC是CTSRev0.9中是必测项目,跟USB3.0芯片输入时钟紧密相关,如果输入时钟的SSC不符合要求,通常USB3.0的输出信号的SSC也无法通过测试。
CTLE实现方案的设计要比其它技术简单,能耗要低于其它技术。然而,在某些情况下,由于适应性、精度和噪声放大方面的限制,仅仅使用CTLE实现方案可能是不够的。其它技术包括前向反馈均衡(FFE)和判定反馈均衡(DFE),通过对数据样点加权一些补偿系数来补偿通道损耗。
![上海闸北USB3.0DEVICE夹具销售](http://static.11467.com/img/lazy.gif)
从眼图上可以看到,在没有去加重时,所有比特位的幅度理论上是相同的。有了去加重,跳变位比非跳变位的幅度要高,有效地提高了信号的高频成分。
SSC通常用于同步的数字系统(包括USB3.0),以降低电磁干扰(EMI)。如果没有SSC,数字信号的频谱在其载频(即5Gbits/s)及其谐波上将出现高能的尖峰值,可能会超过法规限制(图7)。
![上海闸北USB3.0DEVICE夹具销售](http://static.11467.com/img/lazy.gif)
免责声明本手册仅供参考,不构成任何的合约或承诺,上海精汐电子科技有限公司试图在本手册中提供准确的信息,但不保证手册内容不含有技术性描述误差或印刷性错误,上海精汐电子对此不承担任何责任
经测试,单端阻抗在45Ω±5%。
![上海闸北USB3.0DEVICE夹具销售](http://static.11467.com/img/lazy.gif)